5/14~5/15、最先端集積回路設計に関する日米連携ワークショップ(フェーズ2)
開催概要
日 時
DAY-1:2024年5月14日 午前10:00~16:00
DAY-2:2024年5月15日 午前10:00~16:05
開催方法
ハイブリッド形式(講演は福岡会場、ZOOM Webinarsでの参加も可能)
- オンライン(Zoom Webinars)
- 【福岡会場】福岡システムLSI総合開発センター 2F
(〒814-0001 福岡市早良区百道浜3-8-33)
会場に駐車場はございませんので、お車でお越しの場合は近隣の
有料駐車場をご利用ください。
参加費
無料
申込み
【申し込み(締め切り:5月13日】
以下のリンクよりお申し込みください(Day-1/Day-2いずれかのみのお申し込みも可能です)。福岡会場ならびにZOOM Webinarsにて英→日同時通訳をご利用いただけます。なお、福岡会場でのご参加は先着70名、ZOOM Webinar でのご参加は先着400名で締め切らせていただきます。福岡会場申し込み後、キャンセルする場合は早めにご連絡のほどご協力をお願いいたします。なお、簡単なハンズオンを予定しておりますので、ノートPCをご持参ください(ノートPC無しでもご参加いただけけます)。
プログラム詳細
【プログラム(更新の可能性あり)】
===== Day-1: 5月14日 10:00-16:00 (JST) =====
10:00 - 10:05 Opening Remark and Overview of the Workshop, Mehdi Saligane/Koji Inoue, University of Michigan/Kyushu University
[Morning Session: Invited Talks]
10:05 - 10:10 Welcome Remarks from the U.S. Consulate in Fukuoka
10:10 - 10:55 LLMs on ASICs, Greg Kielian/Kauna Lei, Google Research
11:00 - 11:45 Teaching Mixed-Signal Design Using Open-Source Tools, Boris Murmann, University of Hawaii
11:45 - 13:00 Lunch Break
[Afternoon Session: Tutorials]
13:00 - 14:00 Photonic and Analog circuits with GDSFactory, Joaquin Matres/Troy Tamas, Google X/DoPlayDo, Inc.
14:00 - 14:15 Break
14:15 - 15:45 ReaLLMASIC: Build your own Lightweight LLM, Gregory Kielian/Kauna Lei/Shiwei Liu/Mehdi Saligane, Google Research/University of Michigan
15:45 - 16:00 Conclusion, Mehdi Saligane, University of Michigan
====== Day-2: May 15th, 10:00-16:05 (JST) ======
10:00 - 10:05 Opening Remark and Overview of Day-2 Workshop, Mehdi Saligane/Koji Inoue, University of Michigan/Kyushu University
[Morning Session: Invited Talks]
10:05 - 10:50 Superconductor Computer Architecture: from Classical to Quantum, Ilkwon Byun, Kyushu University
10:50 - 11:35 Overview of new devices in the era of Beyond CMOS, Sadayuki Yoshitomi, Megachips
11:35 - 13:00 Lunch Break
[Afternoon Session: Tutorials]
13:00 - 13:55 (Tentative: GLayout), Anhang Li/Boris Murmann/Mehdi Saligane, University of Michigan/University of Hawaii
13:55 - 14:50 (Tentative: XLS: High-Level Synthesis), Johan Euphrosine, Google
14:50 - 15:05 Break
15:05 - 16:00 Pitfalls of Open-Source Chip Design Verification, Mitch Bailey, Efabless/ShuhariSystem
16:00 - 16:05 Conclusion and Overview of the phase-2 workshop activities, Mehdi Saligane/Koji Inoue, University of Michigan/Kyushu University
主 催
ミシガン大学
九州大学システムLSI研究センター
九州大学量子コンピューティングシステム研究センター
九州大学価値創造型半導体人材育成センター
共 催
福岡県産業・科学技術振興財団
公益財団法人九州経済調査協会
スポンサー
在福岡米国領事館
お問い合わせ先
ic-design-ws 'at' slrc.kyushu-u.ac.jp ( 'at' を @ で置き換えてください)
(九経調担当:事業開発部 岡野 TEL:092-721-4907)